jjalbang.co.kr AC입력에 대한 RLC회로의 PHASOR 해석 전기회로 실험 및 설계 실험(2) 9주차 결과보고서 > jjalbang8 | jjalbang.co.kr report

AC입력에 대한 RLC회로의 PHASOR 해석 전기회로 실험 및 설계 실험(2) 9주차 결과보고서 > jjalbang8

본문 바로가기

jjalbang8


[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다. ]


AC입력에 대한 RLC회로의 PHASOR 해석 전기회로 실험 및 설계 실험(2) 9주차 결과보고서

페이지 정보

작성일 21-10-02 11:16

본문




Download : 전기회로 실험 및 설계 실험(2) 9.hwp




실제 오실로스코프를 이용하여 각 소자에 걸리는 전압을 측정할 때에는 입력전압과 ground를 일치시켜 주어야 입력전압 에 대한 위상차를 측정할 수 있다아 일자로 연결된 소자들을 하나씩 빼서 입력전압의 ground에 연결된 곳에 소자의 한 쪽 단이 연결되도록 하여 오실로스코프로 양단을 측정하면 각 소자에 걸리는 전압을 측정할 수 있다아 그렇지 않으면 다른 값이 나타나는 것을 확인할 수 있었다. 위상차를 측정하기 위해서는 오실로스코프의 CH1에는 입력전압을 연결하고 CH2에는 소자를 연결하여 CURSORS버튼을 이용하여 입력전압에 대하여 앞서는지 뒤처지는 지를 확인한 뒤에 0을 지나는 양 지점의 시간차를 측정하여 위상차를 계산할 수 있다아 위상차는 시간차를 주기로 나누고 360을 곱하면 위상차를 구할 수 있다아 理論과 측정값의 오차는 다음과 같다. 과 의 값을 4주차 실험의 방법을 이용하여 측정(測定) 하시오.

그림과 같이 인덕터와 커패시터 그리고 저항을 직렬로 연결한다. 과 의 값을 4주차 실험의 방법을 이용하여 측정하시오. 측정 값: 5, 2.219, 100, 0.1 (2) 는 sine 파형으로 진폭은 로 정하고 주파수는 각각 , , 에 대해 각 전압의 phasor를 (즉 크기와 위상) 측정한다.
전기회로 실험 및 설계 실험(2) 9-5030_01_.jpg 전기회로 실험 및 설계 실험(2) 9-5030_02_.jpg 전기회로 실험 및 설계 실험(2) 9-5030_03_.jpg 전기회로 실험 및 설계 실험(2) 9-5030_04_.jpg 전기회로 실험 및 설계 실험(2) 9-5030_05_.jpg




4.1 KVL 법칙

전기회로 전기회로실험 홍익대 전기회로실험보고서 전자전기공학부 전기회로 실험 및 설계 실험(2)

측정(測定) 값: 5, 2.219, 100, 0.1

레포트 > 공학,기술계열


Download : 전기회로 실험 및 설계 실험(2) 9.hwp( 95 )



설명


다.
(1) [그림 1]의 회로를 결선하시오. 여기에서 , , 그리고 을 선택한다.



순서

AC입력에 대한 RLC회로의 PHASOR 해석 전기회로 실험 및 설계 실험(2) 9주차 결과보고서

4.1 KVL 법칙 (1) [그림 1]의 회로를 결선하시오. 여기에서 , , 그리고 을 선택한다.
(2) 는 sine 파형으로 진폭은 로 정하고 주파수는 각각 , , 에 대해 각 전압의 phasor를 (즉 크기와 위상) 측정(測定) 한다.
Total 23,991건 1 페이지

검색

REPORT 73(sv75)



해당자료의 저작권은 각 업로더에게 있습니다.

jjalbang.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다 ]]

[저작권이나 명예훼손 또는 권리를 침해했다면 이메일 admin@hong.kr 로 연락주시면 확인후 바로 처리해 드리겠습니다.]
If you have violated copyright, defamation, of rights, please contact us by email at [ admin@hong.kr ] and we will take care of it immediately after confirmation.
Copyright © jjalbang.co.kr All rights reserved.